# V. Организация ввода-вывода

Совокупность технических и программных средств, обеспечивающих обмен данными между центральным процессором и внешними устройствами называется системой ввода вывода.



Шины полностью независимы.

- (+) Обмен можно осуществлять параллельно.
- (+) Каждую шину можно оптимизировать независимо.
- (-)Увеличивается количество выводов ЦП.

Совместно используются ШД и ША. ШУ независимы.

- (+) Управление обменом выполняется параллельно.
- (+) Экономично используются выводы.
- (-)Одновременный обмен данными невозможен.

Совместно используются ШД и ША и ШУ.

- (+) Минимальные аппаратные затраты.
- (-)Одновременная работа ЦП с СВВ и с ОП невозможна.

### Способы адресации внешних устройств

Для выбора конкретного ВУ используются адреса.

Адресное пространство ОП и СВВ может быть совмещенным и раздельным.

При совмещенном адресном пространстве обращение за чтением и записью в некоторый диапазон адресов приводит к обращению в СВВ.

- (+) Возможное количество ВУ может быть велико. Нет жестких ограничений на объем адресуемых портов ввода вывода (гибкость СВВ).
- (+) Команды для доступа к внешним устройствам не отличаются от команд доступа к ОП.
- (-) Потребность в дополнительных средствах декодирования адресов СВВ.
- (-) Сложность организации виртуальной памяти и поддержки когерентности кэш-памяти.
- (-) Непредсказуемость времени выполнения простых команд.
- (-) Сокращение адресного пространства ОП.

При <u>раздельном адресном пространстве</u> используются отдельные команды при обращении к ОП и СВВ.

- (+) Команды ввода/вывода короткие.
- (+) Легкость дешифрации запросов к СВВ для ЦП.
- (+/-) Изменение СВВ не затрагивает память
- (-) Малое количество способов адресации и обработки информации (Аккумулятор CBB).
- (-) Сложность работы с быстродействующими устройствами и устройствами с большим количеством адресуемой памяти. Устройство вычислительной машины, осуществляющее связь ЦП и ПУ называется модулем ввода-вывода.



#### Методы управления вводом/выводом

- •Программно-управляемый ввод/вывод.
- •Ввод/вывод по прерыванию.
- •Прямой доступ к памяти.

Программно-управляемый ввод/вывод.



- (+) Минимальные аппаратные затраты
- (+) Простота изменения процедур ввода/вывода
- (-) Простой ЦП из-за ожидания готовности МВВ к передаче.

### Ввод/вывод по прерыванию.





- (+) Эффективнее программного ввода/вывода
- (-) Запись данных в ОП через ЦП



#### Способы определения адреса источника прерывания.

- -По номеру линии прерывания (необходимо много линий).
- -Программным опросом всех MBB (необходимо много времени на обработку).
- -Векторизация прерываний (необходимо использовать устройство для передачи запросов прерываний).

#### Схема циклического опроса



## Универсальный контроллер прерываний (IBM PowerPC405 UIC).



## Прямой доступ к памяти

Для пересылки информации между ОП и быстродействующими устройствами необходимо обеспечивать независимую от ЦП передачу данных без использования ввода/вывода по прерыванию. Для этих целей используется специальное устройство – контроллер прямого доступа к памяти. ЦП занят только инициализацией ПДП.

Прямой доступ к памяти (англ. direct memory access, DMA) — режим обмена данными между устройствами компьютера или же между устройством и основной памятью, в котором центральный процессор (ЦП) не участвует. Так как данные не пересылаются в ЦП и обратно, скорость передачи увеличивается.

По инициативе ЦП или ПУ в КПДП передается:

- Вид запроса (чтение или запись);
- Адрес буфера в ОП;
- Количество слов для пересылки;
- Адрес ПУ.

### Общий алгоритм ПДП.

Для осуществления прямого доступа к памяти контроллер должен выполнить ряд последовательных операций:

- принять запрос (DREQ) от устройства ввода-вывода;
- сформировать запрос (HRQ) в процессор на захват шины;
- принять сигнал (HLDA), подтверждающий захват шины;
- сформировать сигнал (DACK), сообщающий устройству о начале обмена данными;
- выдать адрес ячейки памяти, предназначенной для обмена;
- выработать сигналы (MEMR, IOW или MEMW, IOR), обеспечивающие управление обменом;
- по окончании цикла DMA либо повторить цикл DMA, изменив адрес, либо прекратить цикл.



Пример построение системы с контроллером прямого доступа в память (IBM PowerPC405).





#### Контроллер прямого доступа в память (IBM PowerPC405 DMA).



# Архитектура системы на базе набора Q965



# Архитектура системы на базе набора Q965



# Карта памяти набора Q965

